PCA9517A – Микросхема CMOS

Артикул: 2584003

Нет в наличии


55.22 

49.65 ₴
52.99 ₴
55.22 ₴

Доставка:

  • Новая почта / курьер НП
  • Укрпочта
  • Самовывоз (г. Ивано-Франковск)

Нет в наличии

Сообщить о наличии

Мы сообщим Вам о наличии на email.

4 Человек сейчас смотрят этот товар!

Описание

PCA9517A представляет собой интегральную схему CMOS, которая обеспечивает сдвиг уровня между низковольтным (до 0,9 В) и более высоким напряжением (от 2,7 до 5,5 В) для приложений шины I2C или SMBus. При этом сохраняются все режимы работы и функции системы шин I2C. во время сдвигов уровня он также позволяет расширить шину I2C, обеспечивая двунаправленную буферизацию между линиями передачи данных (SDA) и синхронизацией (SCL), что позволяет использовать две шины 400 пФ. Использование PCA9517A позволяет разработчику системы изолировать две половины шины для напряжения и емкости. Выводы SDA и SCL допускают перенапряжение и высокое сопротивление, когда PCA9517A не подключен к питанию.

Характеристики PCA9517A:

  • 2-канальный, двунаправленный буфер изолирует емкость и позволяет 400 пФ с каждой стороны преобразования уровня напряжения устройства от 0,9 В до 5,5 В и от 2,7 В до 5,5 В
  • Аналог и функциональный аналог для PCA9515/15A
  • I2C-шина и SMBus совместимы
  • Вмещает в себя устройства I2C-шины в стандартном и быстром режиме и несколько мастеров
  • Выключенные высокоимпедансные выводы шины I2C
  • Диапазон рабочего напряжения питания порта A от 0,9 до 5,5 В
  • Диапазон рабочих напряжений питания порта B от 2,7 до 5,5 В
  • Тактовая частота от 0 Гц до 400 кГц (максимальная рабочая частота системы может быть меньше 400 кГц из-за задержек, добавляемых повторителем)
  • Защита от электростатического разряда превышает 5500 В HBM на JESD22-A114, 450 В MM на JESD22-A115 и 1000 В CDM на JESD22-C101
  • Испытание на замыкание выполняется в соответствии со стандартом JEDEC JESD78, который превышает 100 мА
  • Корпус: SO8 и TSSOP8