PCA9517A це інтегральна схема CMOS, яка забезпечує зрушення рівня між низьковольтних (до 0,9 В) і більш високою напругою (від 2,7 до 5,5 В) для контактів шини I2C або SMBus. При цьому зберігаються всі режими роботи і функції системи шин I2C. Під час зрушень рівня він також дозволяє розширити шину I2C, забезпечуючи двосторонню буферизацію між лініями передачі даних (SDA) і синхронізацією (SCL), що дозволяє використовувати дві шини 400 пФ. Використання PCA9517A дозволяє розробнику системи ізолювати дві половини шини для напруги і ємності. Контакти SDA і SCL допускають перенапруження і високий опір, коли PCA9517A не підключений до живлення.
Характеристики PCA9517A:
- 2-канальний, двонаправлений буфер ізолює ємність і дозволяє 400 пФ з кожного боку перетворення рівня напруги пристрою від 0,9 В до 5,5 В і від 2,7 В до 5,5 В
- Аналог і функціональний аналог для PCA9515/15A
- I2C-шина і SMBus сумісні
- Вміщує в себе пристрої I2C-шини в стандартному і швидкому режимі і кілька майстрів
- Виключені високоімпедансні контакти шини I2C
- Діапазон робочої напруги харчування порту A від 0,9 до 5,5 В
- Діапазон робочих напруг харчування порту B від 2,7 до 5,5 В
- Тактова частота від 0 Гц до 400 кГц (максимальна робоча частота системи може бути менше 400 кГц через затримки, що додаються повторювачем)
- Захист від електростатичного розряду перевищує 5500 В HBM на JESD22-A114, 450 В MM на JESD22-A115 і 1000 В CDM на JESD22-C101
- Випробування на замикання виконується відповідно до стандарту JEDEC JESD78, який перевищує 100 мА
- Корпус: SO8 і TSSOP8